Aceleradores hardware para la toma de decisiones en tiempo real en procesos industriales

  1. RODRIGUEZ GOMEZ, MIGUEL
unter der Leitung von:
  1. Gerardo Aranguren Aramendia Doktorvater/Doktormutter

Universität der Verteidigung: Universidad del País Vasco - Euskal Herriko Unibertsitatea

Jahr der Verteidigung: 1994

Gericht:
  1. Esteban Azaceta Fernandez Präsident/in
  2. José Luis Martín Sekretär
  3. Ernesto García Vadillo Vocal
  4. José Luis Marín Galan Vocal
  5. Salvador Bracho Vocal

Art: Dissertation

Teseo: 44748 DIALNET

Zusammenfassung

EN ESTA TESIS SE HA PRESENTANDO UNA ARQUITECTURA RAPIDA PARA LA TOMA DE DECISIONES EN DETECCION DE AVERIAS EN PROCESOS INDUSTRIALES. EL NUCLEO DE LA ARQUITECTURA PRESENTADA ES UN SISTEMA EXPUESTO. SE HAN REALIZADO TRES MODELOS DE ARQUITECTURA: EN LINEA, EN LINEA CON SEGMENTACION Y EN ARBOL. ADEMAS, SE PRESENTA UN CIRCUITO PARA REALIZAR UN ANALISIS DE REDUNDANCIA DEL PROCESO DE DETECCION Y PARA CONSIDERAR EL TIEMPO COMO UNA VARIABLE MAS DEL SISTEMA.