Aceleradores hardware para la toma de decisiones en tiempo real en procesos industriales

  1. RODRIGUEZ GOMEZ, MIGUEL
Dirigida per:
  1. Gerardo Aranguren Aramendia Director/a

Universitat de defensa: Universidad del País Vasco - Euskal Herriko Unibertsitatea

Any de defensa: 1994

Tribunal:
  1. Esteban Azaceta Fernandez President/a
  2. José Luis Martín Secretari
  3. Ernesto García Vadillo Vocal
  4. José Luis Marín Galan Vocal
  5. Salvador Bracho Vocal

Tipus: Tesi

Teseo: 44748 DIALNET

Resum

EN ESTA TESIS SE HA PRESENTANDO UNA ARQUITECTURA RAPIDA PARA LA TOMA DE DECISIONES EN DETECCION DE AVERIAS EN PROCESOS INDUSTRIALES. EL NUCLEO DE LA ARQUITECTURA PRESENTADA ES UN SISTEMA EXPUESTO. SE HAN REALIZADO TRES MODELOS DE ARQUITECTURA: EN LINEA, EN LINEA CON SEGMENTACION Y EN ARBOL. ADEMAS, SE PRESENTA UN CIRCUITO PARA REALIZAR UN ANALISIS DE REDUNDANCIA DEL PROCESO DE DETECCION Y PARA CONSIDERAR EL TIEMPO COMO UNA VARIABLE MAS DEL SISTEMA.